LPC1764特性
  · ARM Cortex- M3處理器,在高達(dá)100 MHz的頻率運(yùn)行。一個(gè)記憶保護(hù)單元(MPU),支持8個(gè)地區(qū)包括在內(nèi)。
  · ARM Cortex- M3的內(nèi)置嵌套向量中斷控制器(NVIC)。
  · 高達(dá)512 KB的片上閃存程序存儲(chǔ)器。增強(qiáng)型閃存存儲(chǔ)器加速器實(shí)現(xiàn)高速100 MHz的零等待狀態(tài)的操作。
  · 在系統(tǒng)編程(ISP)和在應(yīng)用中編程(IAP)通過(guò)片引導(dǎo)程序的軟件。
  · 在片上SRAM包括:
  - 32/16 KB的SRAM的本地代碼在與高性能的CPU /數(shù)據(jù)總線的CPU訪問(wèn)。
  - 雙/一個(gè)16 KB的更高的吞吐量SRAM塊單獨(dú)的訪問(wèn)路徑。這些SRAM塊可用于以太網(wǎng)(LPC1768/66/64只),USB和DMA存儲(chǔ)器,以及用于通用CPU指令和數(shù)據(jù)存儲(chǔ)。
  · 八通道通用DMA控制器(GPDMA)在AHB多層矩陣可與SSP,I2S的總線,串口,模擬到數(shù)字,并用數(shù)字到模擬轉(zhuǎn)換器的外圍設(shè)備,定時(shí)器匹配信號(hào),并為存儲(chǔ)器到存儲(chǔ)器之間的傳輸。
  · 多層互連提供的AHB矩陣為每個(gè)AHB主獨(dú)立的總線。 AHB的大師包括CPU,通用DMA控制器,以太網(wǎng)MAC(LPC1768/66/64只),和USB接口。這種互連提供溝通無(wú)仲裁延誤。
  · 分隔與APB總線允許CPU和DMA之間的檔位數(shù)高的吞吐量。
  · 串行接口:
  - 以太網(wǎng)MAC RMII接口和專(zhuān)用的DMA控制器(LPC1768/66/64只)。
  - USB2.0全速設(shè)備/主機(jī)/ OTG控制器專(zhuān)用的DMA控制器和在芯片PHY,用于設(shè)備,主機(jī)和OTG功能。該裝置包括LPC1764控制器。
  - 4個(gè)UART具有波特率生成,內(nèi)部FIFO,DMA的支持,RS – 485支持。一個(gè)UART具有調(diào)制解調(diào)器控制I / O和一個(gè)UART具有紅外線支持。
  - 雙通道的CAN 2.0B控制器。
  - SPI控制器同步,串行,全雙工通信和可編程數(shù)據(jù)長(zhǎng)度。
  - 兩個(gè)SSP控制器,帶有FIFO和多協(xié)議功能。在SSP接口可以使用的GPDMA控制器。
  - 兩個(gè)I2C總線接口,支持為400千位/ s的數(shù)據(jù)傳輸速率快速模式多個(gè)地址識(shí)別和監(jiān)控模式。
  - 1個(gè)I2C總線接口,支持全面的I2C總線規(guī)范和快速模式Plus與1 Mbit的數(shù)據(jù)速率/ s的多個(gè)地址識(shí)別和監(jiān)控模式。
  - LPC1768/66/65只的I2S(內(nèi)部集成電路音頻)接口的數(shù)字音頻輸入或輸出,帶小數(shù)率控制。是I2S總線接口可用于與GPDMA。是I2S總線接口支持3線和4線數(shù)據(jù)傳輸和接收以及主時(shí)鐘輸入/輸出。
針對(duì)LPC1764芯片解密等冷偏門(mén)單片機(jī)解密,我們已取得一系列突破,這里簡(jiǎn)要介紹LPC1764單片機(jī)的主要性能特征,僅供參考。