隨著OTNI和星形光纖網(wǎng)的設(shè)計(jì)完成以后會(huì)有更多的100MHz以上的具有高速信號(hào)線的板子需要設(shè)計(jì)這里將介紹高速線的一些基本概念1傳輸線印制電路板上的任何一條長的信號(hào)通路都可以視為一種傳輸線如果該線的傳輸延遲時(shí)間比信號(hào)上升時(shí)間短得多那么信號(hào)上升期間所產(chǎn)主的反射都將被淹沒不再呈現(xiàn)過沖反沖和振鈴對(duì)現(xiàn)時(shí)大多數(shù)的MOS電路來說由于上升時(shí)間對(duì)線傳輸延遲時(shí)間之比大得多所以走線可長以米計(jì)而無信號(hào)失真而對(duì)于速度較快的邏輯電路特別是超高速ECL 集成電路來說由于邊沿速度的增快若無其它措施走線的長度必須大大縮短以保持信號(hào)的完整性有兩種方法能使高速電路在相對(duì)長的線上工作而無嚴(yán)重的波形失真TTL對(duì)快速下降邊沿采用肖特基二極管箝位方法使過沖量被箝制在比地電位低一個(gè)二極管壓降的電平上這就減少了后面的反沖幅度較慢的上升邊緣允許有過沖但它被在電平H狀態(tài)下電路的相對(duì)高的輸出阻抗5080所衰減此外由于電平H狀態(tài)的抗擾度較大使反沖問題并不十分突出對(duì)HCT系列的器件若采用肖特基二極管箝位和串聯(lián)電阻端接方法相結(jié)合其改善的效果將會(huì)更加明顯
當(dāng)沿信號(hào)線有扇出時(shí)在較高的位速率和較快的邊沿速率下上述介紹的TTL整形方法顯得有些不足因?yàn)榫€中存在著反射波它們?cè)诟呶凰俾氏聦②呌诤铣蓮亩鹦盘?hào)嚴(yán)重失真和抗干擾能力降低因此為了解決反射問題在ECL系統(tǒng)中通常使用另外一種方法線阻抗匹配法用這種方法能使反射受到控制信號(hào)的完整性得到保證嚴(yán)格他說對(duì)于有較慢邊沿速度的常規(guī)TTL和CMOS器件來說傳輸線并不是十分需要的.