PEEL253介紹與芯片解密及程序移植

來(lái)源:IC解密詳情。
  這里我們僅提供對(duì)PLD系列IC芯片的基本介紹,PEEL253解密需求者請(qǐng)聯(lián)系
  芯片解密聯(lián)系方式:
  公司地址:深圳福田區(qū)福虹路世貿(mào)廣場(chǎng)薈景豪庭12F
  地區(qū)郵編:518033
  公司傳真:086-0755-83676377
  24小時(shí)業(yè)務(wù)服務(wù)熱線:086-0755- 83690800
  24小時(shí)技術(shù)咨詢熱線:086-0755- 83676323
  電子商務(wù)中心服務(wù)熱線:086-0755-83757007
  聯(lián)系郵箱(Email):market2@pcblab.net
  關(guān)于PLD芯片:
  目前使用的PLD產(chǎn)品主要有:1、現(xiàn)場(chǎng)可編程邏輯陣列FPLA(field programmable logic array);2、可編程陣列邏輯PAL(programmable array logic);3、通用陣列邏輯GAL(generic array logic);4、可擦除的可編程邏輯器件EPLD(erasable programmable logic device);5、現(xiàn)場(chǎng)可編程門陣列FPGA(field programmable gate array)。其中EPLD和FPGA的集成度比較高。有時(shí)又把這兩種器件稱為高密度PLD。
  典型的PLD由一個(gè)“與”門和一個(gè)“或”門陣列組成,而任意一個(gè)組合邏輯都可以用“與一或”表達(dá)式來(lái)描述,所以, PLD能以乘積和的形式完成大量的組合邏輯功能。這一階段的產(chǎn)品主要有PAL和GAL。PAL由一個(gè)可編程的“與”平面和一個(gè)固定的“或”平面構(gòu)成,或門的輸出可以通過(guò)觸發(fā)器有選擇地被置為寄存狀態(tài)。PAL器件是現(xiàn)場(chǎng)可編程的,它的實(shí)現(xiàn)工藝有反熔絲技術(shù)、EPROM技術(shù)和EEPROM技術(shù)。還有一類結(jié)構(gòu)更為靈活的邏輯器件是可編程邏輯陣列(PLA),它也由一個(gè)“與”平面和一個(gè)“或”平面構(gòu)成,但是這兩個(gè)平面的連接關(guān)系是可編程的。PLA器件既有現(xiàn)場(chǎng)可編程的,也有掩膜可編程的。在PAL的基礎(chǔ)上,又發(fā)展了一種通用陣列邏輯GAL,如GAL16V8,GAL22V10 等。它采用了EEPROM工藝,實(shí)現(xiàn)了電可按除、電可改寫,其輸出結(jié)構(gòu)是可編程的邏輯宏單元,因而它的設(shè)計(jì)具有很強(qiáng)的靈活性,至今仍有許多人使用。這些早期的PLD器件的一個(gè)共同特點(diǎn)是可以實(shí)現(xiàn)速度特性較好的邏輯功能,但其過(guò)于簡(jiǎn)單的結(jié)構(gòu)也使它們只能實(shí)現(xiàn)規(guī)模較小的電路。為了彌補(bǔ)這一缺陷,20世紀(jì)80年代中期Altera和Xilinx分別推出了類似于PAL結(jié)構(gòu)的擴(kuò)展型 CPLD和與標(biāo)準(zhǔn)門陣列類似的FPGA,它們都具有體系結(jié)構(gòu)和邏輯單元靈活、集成度高以及適用范圍寬等特點(diǎn)。這兩種器件兼容了PLD和通用門陣列的優(yōu)點(diǎn),可實(shí)現(xiàn)較大規(guī)模的電路,編程也很靈活。與門陣列等其它ASIC相比,它們又具有設(shè)計(jì)開發(fā)周期短、設(shè)計(jì)制造成本低、開發(fā)工具先進(jìn)、標(biāo)準(zhǔn)產(chǎn)品無(wú)需測(cè)試、質(zhì)量穩(wěn)定以及可實(shí)時(shí)在線檢驗(yàn)等優(yōu)點(diǎn),因此被廣泛應(yīng)用于產(chǎn)品的原型設(shè)計(jì)和產(chǎn)品生產(chǎn)(一般在10,000件以下)之中。幾乎所有應(yīng)用門陣列、PLD和中小規(guī)模通用數(shù)字集成電路的場(chǎng)合均可應(yīng)用FPGA和CPLD器件。