AT87C5103特點(diǎn)解析與芯片解密

來源:IC解密、芯片解密、PLD芯片解密、CPLD芯片解密、FPGA解密、DSP芯片解密、ARM芯片解密,軟件解密,單片機(jī)軟硬件開發(fā)等技術(shù)研究與技術(shù)服務(wù)。
  AT87C5103 解密請(qǐng)與我們聯(lián)系:
  芯片解密聯(lián)系方式:
  公司地址:深圳福田區(qū)福虹路世貿(mào)廣場(chǎng)薈景豪庭12F
  地區(qū)郵編:518033
  公司傳真:086-0755-83676377
  24小時(shí)業(yè)務(wù)服務(wù)熱線:086-0755- 83690800
  24小時(shí)技術(shù)咨詢熱線:086-0755- 83676323
  電子商務(wù)中心服務(wù)熱線:086-0755-83757007
  聯(lián)系郵箱(Email):market2@pcblab.net
  AT87C5103 概述:
  該AT8xC5103是一個(gè)高性能的ROM / OTP版本的80C51的8位單片機(jī)在16和24引腳封裝。
  該AT8xC5103包含一個(gè)12千字節(jié)的ROM / OTP程序存儲(chǔ)器,256字節(jié)的內(nèi)部RAM,256字節(jié)的內(nèi)部RAM的擴(kuò)展,一個(gè)標(biāo)準(zhǔn)的C51 5 CPU核心 - 源4級(jí)中斷系統(tǒng),兩個(gè)定時(shí)器/計(jì)數(shù)器和一個(gè)SPI串行總線控制器。該AT8xC5103還專門為模擬接口應(yīng)用。為此,它有五個(gè)通道可編程計(jì)數(shù)器陣列。
  此外,AT8xC5103實(shí)現(xiàn)了X2的速度提高的機(jī)制。的X2功能允許保持在一個(gè)由兩個(gè)振蕩器頻率相同的CPU功率劃分。
  AT87C5103特性
  8051兼容的CPU核心的高速架構(gòu)
  X2的速度提升能力(6時(shí)鐘/機(jī)器周期)
  16 MHz的標(biāo)準(zhǔn)和X2模式
  256字節(jié)RAM
  256字節(jié)的XRAM
  1.2萬(wàn)字節(jié)的ROM / OTP程序存儲(chǔ)器
  兩個(gè)16位定時(shí)器/計(jì)數(shù)器T0代的T1
  5通道可編程計(jì)數(shù)器陣列高速輸出比較/捕獲,
  脈沖寬度調(diào)制和看門狗定時(shí)器功能
  SPI接口(Master和Slave模式)
  中斷結(jié)構(gòu):
  - 6個(gè)中斷源
  - 4個(gè)中斷優(yōu)先級(jí)
  電源:3 - 5.5V的
  溫度范圍:工業(yè)(- 40oC至85℃),汽車(- 40oC至125oC)
  包裝:SSOP16,SSOP24